PCIe Gen 6.0과 CXL 3.1 적용
보안도 강화됐다. PCIe 표준에서 데이터를 보안하기 위한 ‘IDE(Integrity&Data Encryption)’기능을 지원한다. 휴면 데이터는 인라인(Inline)으로 암호화한다. 1세대와 마찬가지로 400G(기가)급 고속 암호화 엔진이 탑재됐다.
살릴 라지 AMD 적응형∙임베디드 컴퓨팅 그룹 총괄 책임자는 “데이터 집약적 애플리케이션으로 까다로운 분야인 통신, 테스트∙측정, 항공우주, 방위 산업 등에서 최상의 성능∙역량을 보일 것”으로 기대했다. 2세대 버설 프리미엄 시리즈는 총 4개 모델 구성이다. 로직셀 140~330만 개 규모와 LUT(Look-up Table) 64~150만 개 규모다. 오는 4분기 소비 전력 추정을 위한 디자인 툴 기능이 제공될 예정이다. 내년 하반기에는 통합 개발을 지원하는 비바도 툴을 지원한다. 샘플과 개발자 킷 제공은 2026년 상반기, 양산은 2026년 하반기 예정됐다.디일렉=이선행 기자 [email protected]
《반도체·디스플레이·배터리·전장·ICT·게임·콘텐츠 전문미디어 디일렉》
저작권자 © 전자부품 전문 미디어 디일렉 무단전재 및 재배포 금지